## บทที่ 6

# อุปกรณ์โลจิกแบบโปรแกรมได้ (Programmable Logic Device)

#### 6.1 **บทน้ำ**

จากที่ได้กล่าวถึงพื้นฐานการออกแบบวงจรดิจิตอลโดยใช้ภาษา VHDL มาแล้ว ในบทนี้จะได้กล่าวถึงการ แปลงจากภาษา VHDL ให้กลายเป็นวงจรจริงด้วยอุปกรณ์ ซีพีแอลดี (CPLD) และเอฟพีจีเอ(FPGA) โดยจะเริ่ม จากการทำความเข้าใจเกี่ยวกับตัวอุปกรณ์ซีพีแอลดีและเอฟพีจีเอ ซึ่งต่างก็เป็นวงจรรวมประเภทหนึ่งเสียก่อน

วงจรรวม หรือไอซี (IC หรือ Integrated Circuit) นั้นหมายถึง อุปกรณ์อิเล็กทรอนิกส์ที่ประกอบขึ้นจาก การนำเอาสารกึ่งตัวนำที่อยู่ในรูปของไดโอด, ทรานซิสเตอร์, ตัวต้านทาน, ตัวเก็บประจุ และองค์ประกอบอื่นๆ มาประกอบรวมกันเป็นวงจรบนแผ่นซิลิคอนขนาดเล็ก หรือที่เรียกกันทั่วๆไปว่า "ชิพ (Chip)" ชิพในปัจจุบันนี้ สามารถผลิตให้มีความจุเมื่อคิดเป็นจำนวนทรานซิสเตอร์แล้วได้หลายล้านตัว เช่น ไมโครโปรเซสเซอร์ จาก ความจุจำนวนมหาศาลนี้เองที่ทำให้การผลิตไอซี สามารถผลิตได้เฉพาะเจาะจงตามความต้องการของลูกค้า โดยไม่จำเป็นต้องผลิตเป็นไอซีมาตรฐานเพียงอย่างเดียว ไอซีที่ผลิตในลักษณะเฉพาะเจาะจงนี้ มีชื่อว่า เอซิค (ASIC หรือ Application-Specific Integrated Circuit) ตัวอย่างของเอซิคที่สามารถพบเห็นได้ทั่วๆไปได้แก่ ไอซีที่ทำเป็นเครื่องคิดเลข หรือไอซีทีทำเป็นเครื่องเล่นเพลง MP3

#### 6.1.1 ประเภทของเอซิค (ASIC)

เอซิคจะแบ่งตามการสร้างออกเป็น 2 กลุ่ม คือ Mask Programmable และ Field Programmable ใน กลุ่ม Mask Programmable นี้ยังสามารถแบ่งตามขบวนการผลิตได้เป็น 3 แบบได้แก่ Full-custom Standard-Cell และ Gate-Array แต่ในกลุ่มนี้ไอซีแต่ละเบอร์มีหน้าที่เฉพาะเจาะจงอย่างใดอย่างหนึ่ง การใช้ งานก็เป็นไปตามหน้าที่ของไอซีนั้นๆ ไม่สามารถเปลี่ยนแปลงแก้ไขได้ ดังนั้นผู้ใช้ต้องรู้ก่อนว่ าต้องการใช้ไอซี เพื่อทำหน้าที่ใด แล้วจึงเลือกหาไอซีเบอร์ที่มีหน้าที่นั้นๆ



รูปที่ 6-1 วงจรรวมประเภทต่างๆ

# 6.1.2 เอฟพีแอลดี (FPLD หรือ Field Programmable Logic Device)

FPLD หรือบางทีก็เรียกว่า พีแอลดี (PLD หรือ Programmable Logic Device) เอซิคในกลุ่มที่ 2 นี้ เป็นไอซีแบบโปรแกรมได้โดยผู้ใช้ คือผู้ใช้สามารถจัดวงจรของอุปกรณ์ให้เป็นไปตามที่ต้องการได้ สำหรับใน ปัจจุบันส่วนใหญ่ไอซีประเภทนี้เป็นแบบดิจิตอล ในที่นี้จะกล่าวเฉพาะไอซีแบบลอจิกหรือแบบดิจิตอลเท่านั้น

ภายในอุปกรณ์พี่แอลดีถูกเตรียมเป็นวงจรพื้นฐานทางด้านลอจิกต่อกันอยู่เป็นกลุ่มมีทั้งวงจรคอมบิเนชั่น (Combination) และแบบซีเควลเชียล (Sequential) เทคโนโลยีของวงจรที่ใช้สร้างพี่แอลดีมีทั้ง ทีที่แอล (TTL) อีซีแอล (ECL) และ ซีมอส (CMOS) พี่แอลดีแบ่งออกเป็นประเภทใหญ่ๆได้ 2 ประเภทคือ SPLD และ

HCPLD ตามรูปที่ 6-2 โดยในกลุ่ม HCPLD (High Capacity Programmable Logic Device) เป็นกลุ่มที่มี ขนาดความจุมากกว่ากลุ่ม SPLD และแบ่งตามโครงสร้างได้เป็น 2 แบบ คือ CPLD และ FPGA



รูปที่ 6-2 วงจรรวมแบบโปรแกรมได้

### 6.2 เอสพีแอลดี (SPLD หรือ Simple Programmable Logic Devices)

เอสพีแอลดีเป็นอุปกรณ์ไอซีที่โปรแกรมได้ที่มีโครงสร้างแบบง่ายมีขนาดเล็ก โดยมีจำนวนมาโครเซลล์ไม่ เกิน 30 มาโครเซลล์ เอสพีแอลดีนี้มีชื่อเรียกอีกหลายชื่อเช่น ถ้าเป็นของบริษัท Vantis และ Cypress เรียกว่า PAL (Programmable Array Logic) ถ้าเป็นของบริษัท Lattice เรียกว่า GAL (Generic Array Logic) และบางบริษัท ก็มีไอซีลักษณะเดียวกันนี้แต่เป็นอีกประเภทหนึ่งเรียกว่า PLA (Programmable Logic Array) และ PROM (Programmable Read Only Memory)

วงจรภายในของเอสพีแอลดี ประกอบด้วยชุดลำดับการ AND (AND array) และชุดลำดับการ OR (OR array) ดังรูปที่ 6-3 ชุดลำดับทั้งสองชุดหรือชุดใดชุดหนึ่ง สามารถจัดหรือโปรแกรมให้เป็นตามที่ต้องการได้ สัญญาณอินพุทป้อนเข้าที่ชุด AND เพื่อทำเป็นฟังก์ชั่นการ AND หรือ Product Term หลังจากนั้นสัญญาณก็ ถูกส่งเข้าชุดการ OR ดังนั้นฟังก์ชั่นของวงจรจึงอยู่ในรูปของ SOP (Sum of Product)

ถ้าจัดแบบเอสพีแอลดี ตามลักษณะการโปรแกรมสามารถแบ่งออกได้เป็น 3 ชนิดคือ

- พรอม (PROM หรือ Programmable Read Only Memory)
- พีเอแอล (PAL หรือ Programmable Array Logic)
- พีแอลเอ (PLA หรือ Programmable Logic Array)

ทั้งสามชนิดนี้มีโครงสร้างพื้นฐานเหมือนกันต่างกันตรงส่วนที่โปรแกรมได้และโปรแกรมไม่ได้ดัง รายละเอียดในตารางที่ **6**-1



รูปที่ 6-3 โครงสร้างของเอสพีแอลดี

ตารางที่ 6-1 รูปลักษณ์ของอุปกรณ์พีแอลดีแต่ละชนิด

|          | 1           |            |
|----------|-------------|------------|
| อุปกรณ์  | ส่วนการ AND | ส่วนการ OR |
| พรอม     | คงที่       | โปรแกรมได้ |
| พีเอแอล  | โปรแกรมได้  | คงที่      |
| พี่แอลเอ | โปรแกรมได้  | โปรแกรมได้ |

# 6.2.1 สัญลักษณ์ที่ใช้ในวงจร พีแอลดี

เนื่องจากอุปกรณ์พีแอลดีมีการต่อสายเป็นจำนวนมากดังนั้นเพื่อให้ดู ง่ายขึ้นจึงได้กำหนดลักษณะการต่อ สายใว้ตามรูปที่ 6-4 รูป (ก) หมายถึงจุดต่อที่เป็นฟิวส์สามารถทำให้ขาดได้ ส่วนรูป (ค) เป็นจุดต่อที่ทำให้ ขาดไม่ได้ รูป (ง) เป็นสัญลักษณ์ของเกตที่มีหลายอินพุท รูป (จ) เมื่ออินพุทของเกต AND ถูกโปรแกรมให้ ขาด อินพุทนั้นจะมีค่าโลจิกเป็น 1 และรูป (ฉ) ถ้าเป็นกรณีของเกต OR เมื่ออินพุทถูกโปรแกรมให้ขาดทำให้ อินพุทเป็นโลจิก 0





(จ) ลักษณะเมื่อฟิวส์ต่ออยู่ทุกตัวและเมื่อฟิวส์ขาดทุกตัว ของเกต AND



รูปที่ 6-4 สัญลักษณ์ในวงจรเอสพีแอลดี

### 6.2.2 พรอม (Programmable Read Only Memory หรือ PROM)

โครงสร้างของพรอม สามารถโปรแกรมใด้ในชุดลำดับการ OR ในรูปที่ 6 –5 เป็นพรอมขนาดอินพุท 3 บิต และเอาท์พุท 4 บิต



รูปที่ 6-5 พรอมขนาด อินพุท 3 บิต เอาท์พุท 4 บิต

**ตัวอย่างที่** 6.1 จงออกแบบโดยใช้ PROM ในรูปที่ 6-5 ให้ทำงานได้ตามฟังก์ชั่น F = A + BC วิธีทำ

เนื่องจากอินพุทของการ AND ต่อคงที่ และต้องมีตัวแปรครบทุกตัวในเทอมที่ AND กัน ดังนั้นต้อง เปลี่ยนฟังก์ชั่น F ให้อยู่ในรูปที่แต่ละเทอมของการ AND มีสัญญาณอินพุทครบทุกตัว

$$F = A + B.C$$

$$F = A.(\overline{B}.\overline{C} + \overline{B}.C + B.\overline{C} + B.C) + (A + \overline{A})B.C$$

$$F = A.\overline{B}.\overline{C} + A.\overline{B}.C + A.B.\overline{C} + A.B.C + \overline{A}.B.C$$

จากฟังก์ชั่นสามารถนำมาต่อลงใน PROM ได้ดังรูปที่ 6-4



รูปที่ 6-6 PROM ที่โปรแกรมเป็นฟังก์ชั่น F=A+BC

# 6.2.3 พีเอแอล (Programmable Array Logic หรือ PAL)

พีเอแอลพัฒนาขึ้นโดย John Birkner ที่ Monolithic Memories Inc. ในปี 1676 โครงสร้างของพีเอ แอลโปรแกรมใต้ในชุดลำดับการ AND และต่อคงที่ในชุด OR ในรูปที่ 6-7 เป็นพีเอแอลขนาดอินพุท 3 บิต และเอาท์พุท 4 บิต

**ตัวอย่างที่ 6.2** จงออกแบบโดยใช้พีเอแอลในรูปที่ 6-5 ให้ทำงานได้ตามฟังก์ชั่น F = A + BC วิธีทำ

เนื่องจากอินพุทของการ AND สามารถโปรแกรมได้ จะต่ออินพุทกี่ตัวก็ได้ ดังนั้นฟังก์ชั่นไม่ จำเป็นต้องให้แต่ละเทอมมีสัญญาณอินพุทครบทุกตัว สามารถต่อเข้าได้เลย ดังรูปที่ 6-8



อบารอบารอบารอบาร รูปที่ 6-7 พีเอแอลขนาดอินพุท 3 บิต และเอาท์พุท 4 บิต



**รูปที่ 6-8** พีเอแอลที่โปรแกรมเป็นฟังก์ชั่น F = A + BC

**ตัวอย่างที่ 6.3** จงออกแบบวงจรพีเอแอลเพื่อให้ทำงานตามผังคาร์โนห์ในรูปที่ 6-7 โดยใช้ PAL ในรูปที่ 6-7

| A  | C<br>00 | 01 | 11 | 10 | A  | C<br>00 | 01 | 11 | 10 | ABO | C<br>00 | 01 | 11 | 10 | A | C<br>00 | 01 | 11 | 10 |
|----|---------|----|----|----|----|---------|----|----|----|-----|---------|----|----|----|---|---------|----|----|----|
| 0  | 0       | 1  | 1  | 0  |    |         | 1  |    |    | 0   | 0       | 1  | 0  | 1  | 0 | 1       | 1  | 1  | 0  |
| 1  | 1       | 1  | 1  | 1  | 1  | 1       | 1  | 0  | 1  | 1   | 0       | 1  | 0  | 0  | 1 | 0       | 0  | 1  | 0  |
| F1 |         |    |    | •  | F2 |         |    |    |    |     | F4      |    |    |    |   |         |    |    |    |

วิธีทำ

จากผังคาร์โนห์ลดทอนฟังก์ชั่นได้เป็น

$$F1 = A + C$$

$$F2 = \overline{B} + A.\overline{C}$$

$$F3 = \overline{B}.C + \overline{A}.B.\overline{C}$$

$$F4 = \overline{A}.\overline{B} + B.C$$

เมื่อโปรแกรมลงในพีเอแอลได้วงจรตามรูปที่ 6-9



รูปที่ 6-9 วงจรพีเอแอลของ F1 F2 F3 และ F4

# 6.3 ซีพีแอลดี ( CPLD หรือ Complex programmable Logic Devices )

ชีพีแอลดีจะคล้ายกับกลุ่มเอสพีแอลดีมาก เหมือนกับว่านำเอาเอสพีแอลดีหลายๆตัวมาประกอบอยู่ ด้วยกัน เช่น ซีพีแอลดีตระกูล XC6500 ของบริษัท Xilinx ที่มีบล็อกไดอะแกรมโครงสร้างตามรูปที่ 6-10



รูปที่ 6-10 โครงสร้างของซีพีแอลดีตระกูล XC9500

### 6.3.1 ซีพีแอลดีตระกูล XC9500

ชีพีแอลดีตระกูล XC9500 เป็นของบริษัท Xilinx มีโครงสร้างตามรูปที่ 6-11 ซึ่งภายในประกอบด้วย พี เอแอลหลายๆตัว ที่เชื่อมต่อกันด้วยแมตทริกสวิช (Switch matrix) และในพีเอแอลแต่ละตัว ก็ประกอบด้วย ส่วนของ AND Array ที่โปรแกรมได้ และส่วนของ OR array ที่ต่อตายตัว ด้านเอาท์พุทเป็นกลุ่มวงจรที่ เรียกว่า "มาโครเซล (macrocell)" ในแต่ละมาโครเซล ประกอบด้วย วงจรเกตและฟลิปฟลอป ตามรูปที่ 6-12 โดยทั่วๆไปซีพีแอลดี 1 ตัวเทียบเท่ากับ SPLD 64 ตัว หรือถ้าคิดเป็นจำนวนมาโครเซล (macrocell) ก็จะมี ตั้งแต่ 10 ถึง 100 มาโครเซล และมักจะจับมาโครเซลตั้งแต่ 8 ถึง 16 ตัวรวมกลุ่มกันเป็นหนึ่งกลุ่ม



รูปที่ 6-11 โครงสร้างของซีพีแอลดีตระกูล XC9500



รูปที่ 6-12 โครงสร้างมาโครเซลของซีพีแอลดี XC9500 ของบริษัท Xilinx

ตัวอย่างคุณสมบัติทั่วๆไปของ XC9572

- ใช้ไฟเลี้ยง 5 volt
- มีขนาดความจุตั้งแต่ 36 ถึง 288 macrocells (6400 gates)
- โปรแกรมได้ด้วยระบบ In-System Programmable (ISP)
- โปรแกรมและลบได้ไม่น้อยกว่า 10,000 ครั้ง
- มีระบบป้องกันการอ่าน/เขียน
- แต่ละขา I/O รับกระแสไฟฟ้าได้ 24 mA

# 6.4 เอฟพีจีเอ (FPGA หรือ Field-Programmable Gate Arrays)

เปนอุปกรณที่ถูกพัฒนาตอจากซีพีแอลดีเพื่อให้มีประสิทธิภาพการทำงาน และมีปริมาณความหนาแน นของเกตสูงกว่า โดยทั่วๆไปมีความจุตั้งแต่ 1000 เกตจนถึง 1000000 เกต สามารถกำหนดฟงกชั่นการ ทำงานไดความตองการของผูใชโดยผานการโปรแกรม ตัวอย่างสถาปตยกรรมภายในของเอฟพีจีเอตระกูล XC4000 ตามรูปที่ 6-13 ได้แบงส่วนสำคัญๆออกเปน 3 สวน คือ

- CLB (Configuration Logic Block) ใช้สำหรับทำเป็นวงจรโลจิกแบบคอมไบเนชั่นนอลและ แบบซี เควนเชียล
- IOB (Input Output Block) เป็นกลุ่มโลจิกบล็อกที่ทำหน้าที่สำหรับการเชื่อมต่อกับวงจร ภายนอก
- Interconnect ทำหน้าที่เป็นสายไฟที่ใช้เชื่อมต่อโลจิกบล็อกต่างๆเข้าด้วยกัน

ทั้งสามส่วนนี้ผู้ใช้สามารถโปรแกรมได้ว่าจะให้มีการทำงานเป็นอย่างใร



(ก) สถาปัตยกรรมของเอฟพีจีเอตระกูล XC4000 ของบริษัท Xilinx



(ข) โครงสร้าง Configuration Block ของ FPGA ตระกูล XC4000 ของบริษัท Xilinx



(ค) โครงสร้าง I/O Block ของ FPGA ตระกูล XC4000 ของบริษัท Xilinx

รูปที่ 6-13 สถาปัตยกรรมของเอฟพีจีเอตระกูล XC4000 ของบริษัท Xilinx

# 6.5 การออกแบบวงจรโลจิกด้วยอุปกรณ์ซีพีแอลดีและเอฟพีจีเอ

หลังจากได้เขียนรหัสของวีเอชดีแอล แล้ว เมื่อจะนำมาสร้างเป็นวงจรจริงจะมีขั้นตอนคร่าวๆดังนี้



ร**ูปที่ 6-14** แผนผังแสดงขั้นตอนการแปลงจาก VHDL เป็นวงจรจริงด้วยชิพ ซีพีแอลดีและเอฟพีจีเอ

- ขั้นตอนการสังเคราะห์ (Synthesize) ขั้นตอนนี้เป็นการแปลงจากคำสั่งของวีเอชดีแอลให้กลายเป็น วงจรระดับ รีจิสเตอร์หรือระดับเกท ผลที่ได้จากขั้นตอนนี้เรียกว่า เนทลิสต์ (Netlist) สำหรับ เนทลิสต์ นี้สามารถนำไปจำลองการทำงาน (Simulate) เพื่อดูผลการทำงานก่อนที่จะไปสร้างเป็นวงจรจริงได้
- ขั้นตอนการสร้าง (Implement) เป็นขั้นตอนการแปลงจากวงจรระดับรีจิสเตอร์ให้เข้ากับชิพที่ต้องการ ใช้ ผลที่ได้จากขั้นตอนนี้จะเป็นข้อมูลบิตที่ใช้สำหรับโปรแกรมลงชิพต่อไป ข้อมูลนี้เรียกว่า บิตสตรีม (Bitstream)
- ขั้นตอนการดาวน์โหลด เป็นขั้นตอนการนำเอาบิตสตรีมบันทึกลงในชิพที่ต้องการ หลังจากขั้นตอนนี้ จะได้วงจรที่ออกแบบใว้ในรูปของไอซี พร้อมให้นำไปทดสอบการทำงานจริงต่อไป

ขั้นตอนต่างๆที่กล่าวถึงมาทั้งหมดนี้ สามารถกระทำได้โดย ใช้โปรแกรมหรือเครื่องมือ เช่น Xilinx Integrated Software Environment หรือ ISE ของบริษัท Xilinx สำหรับการดาวน์โหลดข้อมูลบิตสตรีมลงชิพนั้นสามารถศึกษาจากคู่มือของชิพเบอร์นั้นๆได้ ตัวอย่าง วงจรดาวน์โหลดข้อมูลลงชิพตระกูล XC9500 แสดงอยู่ในรูปที่ 6-15 ซึ่งเป็นการดาวน์โหลดผ่านทางพอร์ท ขนาน (พอร์ทเครื่องพิมพ์) ของคอมพิวเตอร์พีซี



รูปที่ 6-15 วงจรดาวน์โหลดสำหรับซีพีแอลดีตระกูล XC9500 ของบริษัท Xilinx

### แบบฝึกหัด

- 6.1 จงอธิบายถึงโครงสร้างของซีพีแอลดีตระกูลอื่นนอกจากที่ปรากฏในบทนี้
- 6.2 จงอธิบายถึงโครงสร้างของเอฟพีจีเอตระกูลอื่นนอกจากที่ปรากฏในบทนี้